

# Instituto de Computação UNIVERSIDADE ESTADUAL DE CAMPINAS



# Organização Básica de computadores e linguagem de montagem

#### Acessando periféricos

**Prof. Edson Borin** 

https://www.ic.unicamp.br/~edson

Institute of Computing - UNICAMP

#### Agenda

- Periféricos
- Conexão de periféricos com a CPU
- Leitura e escrita de dados em periféricos
- Técnica de espera ocupada (Busy waiting)

Periféricos são dispositivos de entrada e saída (E/S), ou *I/O devices*.

#### Diversos tipos:

- Entrada: mouse, teclado, microfone, câmera web, ...
- Saída: Monitor, impressora, ...
- **E/S**: dispositivos de armazenamento de dados (HDD, USB flash drives, ...)

Periféricos são conectados à CPU através de barramentos.

Exemplo:



Periféricos podem possuir registradores ou memórias internas!

- Operações de entrada e saída são realizadas através da leitura e escrita nestes registradores e memórias internas.
- Exemplo: Controlador de display





#### Agenda

- Periféricos
- Conexão de periféricos com a CPU
- Leitura e escrita de dados em periféricos
- Técnica de espera ocupada (Busy waiting)

Periféricos, a CPU e a memória principal são conectados fisicamente por **barramentos**.

#### Exemplo:



**Barramentos**: caminhos de comunicação entre dois ou mais dispositivos.

- PCI: desenvolvido originalmente pela Intel.
   Atualmente é um padrão público
- AMBA: desenvolvido pela ARM.



**Barramentos**: caminhos de comunicação entre dois ou mais dispositivos.

- A comunicação é realizada através do envio de endereços, dados e comandos.
  - Exemplo: para escrever o valor 0x42 na palavra de memória associada ao endereço 0x00080000, a CPU envia pelo barramento o endereço 0x00080000, o dado 0x42, e o comando WRITE para a memória principal.

**Barramentos**: caminhos de comunicação entre dois ou mais dispositivos.

- O barramento contém linhas de comunicação (fios) que transmitem a informação.
- O barramento pode compartilhar as linhas de comunicação para transferir os endereços, dados e comandos, ou pode ter linhas exclusivas para cada tipo de informação. (p.ex: linhas de dados, linhas de endereço e linhas de controle)
  - Depende da implementação!

**Barramentos**: caminhos de comunicação entre dois ou mais dispositivos.

 Exemplo com linhas exclusivas para cada tipo de informação



**Barramentos**: caminhos de comunicação entre dois ou mais dispositivos.

Todos os dispositivos (CPU, memória, HDD, ...)
 podem estar ligados a um mesmo barramento.



Barramentos: caminhos de comunicação entre dois Problema! Todos têm que a, HDD, ...) operar na mesma velocidade Main Output **HDD** Memory device bus Input **CPU** device



A implementação de barramentos pode variar drasticamente de um sistema para outro.

A CPU abstrai os detalhes do funcionamento do barramento para o programa.

 Do ponto de vista do programador, a comunicação é realizada através da execução de instruções que realizam a leitura/escrita de dados de/em registradores (ou memória interna) dos periféricos!

## Agenda

- Periféricos
- Conexão física
- Leitura e escrita de dados em periféricos
- Técnica de espera ocupada (Busy waiting)

Recap: Operações de entrada e saída são realizadas através da leitura e escrita nos registradores e memórias internas dos periféricos.

- CPU ⇔ Periférico:
  - Realizado com instruções do ISA
    - Port-mapped I/O
    - Memory-mapped I/O
- Memória Principal ⇔ Periférico (DMA)

**Port-mapped I/O**: método que emprega instruções especializadas para copiar dados entre a CPU e os Periféricos.

- I/O port: valor numérico que identifica os registradores e posições de memórias internas dos periféricos
- I/O instruction: instrução especializada para copiar dados entre a CPU e os periféricos.
- Exemplo:

Instruções input from port (in) e output to port (out) na arquitetura IA-32.

```
in 0x71, %al out %al, 0x70
```

Port-mapped I/O: método que emprega instruções especializadas para copiar dados entre a CPU e os Periféricos.

- I/O port: valor numérico que identifica os registradores e posições de memórias internas dos periféricos
- I/O address space: conjunto de valores válidos de I/O ports.
- Espaço de endereçamento de palavras da memória principal (memory address space) e o I/O address space são distintos neste método!

Mesmo valor numérico (ex: 0x70) pode ser usado para identificar uma palavra da memória principal e um registrador de um periférico. e memórias internas

e emprega instruções os entre a CPU e os

que identifica os

- féricos
- dress space: conjunto de valores válidos O ports.
- Espaço de endereçamento de palavras da memória principal (memory address space) e o I/O address space são distintos neste método!

Mesmo valor numérico (ex: 0x70) pode ser usado para identificar uma palavra da memória principal e um registrador de um periférico.

de aféricos

e emprega instruções os entre a CPU e os

que identifica os memórias internas

- I/C Idress space: de D ports.
- Espaço de endereçam memória principal (m I/O address space são

A CPU diferencia a leitura e escrita de dados na memória principal e nos periféricos com base na instrução sendo executada!

Memory-mapped I/O: método que faz uso das mesmas instruções para copiar dados entre a CPU e os periféricos e a CPU e a memória principal!

- Há apenas um espaço de endereçamento.
- Partes distintas do espaço (faixas de endereço) são mapeados na memória principal e em periféricos.



Instrução *load word* (1w) sendo usada para realizar entrada: ler um valor de um registrador do periférico GPIO e gravar o valor no registrador a1.

(fa endereço) são ma s na memória prin al e em periféricos.

> li a0, 0x53F84000 lw a1, (a0)

o que faz uso das lados entre a CPU mória principal!



Instrução store byte (sb)
sendo usada para realizar saída:
escrever o valor em a1 em um
escrever o valo

(fa endereço) são ma os na memória prin al e em periféricos.

registrador do periférico GPT.

li a0, 0x53FA0000 sb a1, (a0)



#### Memória Principal ⇔ Periférico (DMA):

- DMA Processor: Co-processador especializado
  - Periférico que é programado pela CPU usando port-mapped I/O ou memory-mapped I/O
- Exemplo:



#### Entrada e saída na arquitetura RV32I

- Memory-mapped I/O!
- Instruções de transferência de dados entre a memória e os registradores da CPU (load e store) são usadas.

#### Entrada e saída na arquitetura RV32I

- Memory-mapped I/O!
- Instruções de transferência de dados entre a memória e os registradores da CPU (load e store) são usadas.
- Exemplos:

```
li a0, 0x53FA0000
sb a1, (a0)
```

Operação de saída.

```
li a0, 0x53F84000
lw a1, (a0)
```

Operação de entrada.

#### Entrada e saída na arquitetura RV32I

Exemplo: Elevador

O sistema possui:

 Um processador RV32I e uma memória principal.



#### Entrada e saída na arquitetura RV32I

Exemplo: Elevador

#### O sistema possui:

- Um processador RV32I e uma memória principal.
- Um display que mostra o andar para os(as) passageiro(as).



#### Entrada e saída na arquitetura RV32I

Exemplo: Elevador

#### O sistema possui:

- Um processador RV32I e uma memória principal.
- Um display que mostra o andar para os(as) passageiro(as).
- Um sensor de andar
   (Floor Sensor) que
   detecta o andar onde o
   elevador se encontra.



#### Entrada e saída na arquitetura RV32I

Exemplo: Elevador

A rotina update\_display

Lê andar do Floor
 Sensor e atualiza o
 display com um padrão
 de segmentos que
 representa o número
 do andar.



Entrada e saída na arquitetura RV32I

```
Exemplo: Elevador
                                                              (0x00000040)
                                                        Display Controller
.section .text
.set DISPLAY CONTROL REG PORT, 0x00000040
                                                               Data Reg.
.set FLOOR DATA REG PORT, 0x00000080
                                                              (0x00000080)
                                                       Floor Sensor Controller
update display:
  li a0, FLOOR DATA REG PORT
                                     # Reads the floor number and
  lb a1, (a0)
                                       store into a1
  la a0, floor to pattern table
                                     # Converts the floor number
  add t0, a0, a1
                                     # into a configuration
  lb a1, (t0)
                                       byte
  li a0, DISPLAY CONTROL REG PORT # Sets the display controller
  sb a1, (a0)
                                       with the configuration byte
                                     # Returns
  ret
floor to pattern table:
  .byte 0x7e, 0x30, 0x6d, 0x79, 0x33, 0x5b, 0x5f, 0x70, 0x7f, 0x7b
```

Control Reg.

## Agenda

- Periféricos
- Conexão física
- Leitura e escrita de dados em periféricos
- Técnica de espera ocupada (Busy waiting)

Busy waiting, ou espera ocupada, é uma técnica de sincronização na qual o programa aguarda uma condição se tornar verdadeira verificando a condição repetidamente até que ela se torne verdadeira.

• É implementada através de um laço que checa a condição a cada iteração. Caso ela seja falsa, o código salta para o início do laço e tenta novamente, caso contrário, ele sai do laço e segue a execução com o código após o laço.

Em algumas situações, o programa deve esperar o periférico entrar em um determinado estado antes de realizar a operação de entrada ou saída.

 Nestes casos, o programador pode usar a técnica de espera ocupada para aguardar o periférico atingir este estado.

Exemplo: Teclado numérico (keypad)

 Data Register: Registra a última tecla pressionada.



Exemplo: Teclado numérico (keypad)

• Data Register: Registra a última tecla pressionada.

#### • Status Register:

- Bit 0 (READY): Indica se alguma tecla foi pressionada desde a última vez que o Data Reg. foi lido pela CPU
- Bit I (OVRN): Indica se o teclado foi pressionado mais de uma vez desde a última vez que o Data Reg. foi lido pela



#### Exemplo: Teclado numérico (keypad)

- Data Register: Registra a última tecla pressionada.
- Status Register:
  - Bit 0 (READY): Indica se alguma tecla foi pressionada desde a última vez que o Data Reg. foi lido pela CPU
  - Bit I (OVRN): Indica se o teclado foi pressionado mais de uma vez desde a última vez que o Data Reg. foi lido pela



#### Exemplo: Teclado numérico (keypad)

- Rotina read keypad:
  - o Retorna o valor da tecla que foi pressionada
    - Caso nenhuma tecla tenha sido pressionada desde a última leitura, deve esperar até que uma nova tecla seja pressionada.
    - Caso o teclado tenha sido pressionado mais de uma vez desde a última leitura, a rotina deve retornar o valor -1.



#### Exemplo: Teclado numérico (keypad)

Rotina read\_keypad:

```
00001000
                                                          (0x00000050)
.text
                                                          Status Reg.
                                                   |nooooooo
.set DATA REG PORT, 0x00000050
                                                          (0x00000051)
.set STAT REG PORT, 0x00000051
                                                     Keypad Controller
.set READY_MASK, 0b0000001
.set OVRN MASK, 0b0000010
read keypad:
 li a0, STAT REG PORT # Reads the keypad
 lb a0, 0(a0) # status into a0
 andi t0, a0, READY MASK # Check the READY bit and
 beqz t0, read_keypad # until it is equal to 1
 andi t0, a0, OVRN MASK # Check if OVRN bit and jump
 bnez t0, ovrn occured # to ovrn occured if equals to 1
 la a0, DATA REG PORT
                        # Reads the key from the
 lb a0, 0(a0)
                         # data register into a0
 ret
                         # Return
ovrn occured:
 li a0, -1
                         # Returns -1
                         # Return
 ret
```

Data Reg.